先進封裝和先進制程的關系,本質上可以用一句話概括:
先進制程負責把“單顆芯片”做到極致,先進封裝負責把“整個系統”組織到極致。兩者不是替代關系,而是從串聯關系,走向協同設計關系。
先進制程解決的是:一顆 die 里面,晶體管怎么更密、更快、更省電。
先進封裝解決的是:多顆 die、HBM、I/O、電源和互連,怎么組成一個更強的系統。
它們之間有三層關系。
第一層:分工不同
先進制程偏“芯片內部優化”
先進封裝偏“芯片之間優化”
前者決定單顆芯片的計算密度和能效上限,后者決定這些芯片能不能高帶寬、低延遲、低功耗地協同工作。TSMC 明確說 3DFabric 是其 3D stacking 和 advanced packaging 技術家族,用來補足先進半導體技術;Intel 則強調要把 front-end 和 back-end 技術結合,做 system-level 優化。
第二層:互相依賴
先進制程越往前走,單顆芯片越貴、越難做、面積越容易受 reticle 和良率約束。
這時,先進封裝就成為繼續擴展系統性能的工具:把系統拆成多個 chiplet,再通過 CoWoS、SoIC、EMIB、Foveros 這類技術重新整合。TSMC 直接把 3DFabric 描述為前段與后段技術的組合,包括 SoIC、CoWoS 和 InFO。
第三層:正在走向一體化
過去邏輯是:
先做芯片,再想辦法封裝。
現在越來越像:
在定義芯片架構時,就同時決定制程、封裝、HBM、互連、熱和供電。
Intel 把這套思路稱為STCO(Systems Technology Co-Optimization);TSMC 也強調 chip-packaging integration。說明先進制程和先進封裝已經不是簡單上下游,而是在共同定義產品。
2、技術趨勢分析 先進制程解決什么
先進制程的目標是把單顆芯片做強,核心手段包括:
更小節點
更高晶體管密度
更好的性能功耗比
更強邏輯能力
所以它主要提升的是:
單位面積算力
單顆 die 的能效
高頻與高集成能力
先進封裝的目標是把系統做強,核心手段包括:
2.5D/3D 堆疊
硅中介層
橋接互連
扇出封裝
chiplet 集成
HBM 近距連接
所以它主要提升的是:
die-to-die 帶寬
系統級延遲
封裝內互連功耗
異構集成能力
可擴展性
Intel 的 AI/HPC 材料寫得很明確:滿足下一代 AI 需求,需要同時具備 leading-edge nodes、robust multi-die interconnects、HBM solutions、power delivery 和 thermal management。也就是說,先進制程和先進封裝分別負責這套能力里的不同部分。
為什么今天兩者必須綁定
因為 AI/HPC 的瓶頸已經不是“只要算力核夠多就行”,而是:
HBM 能不能高效接上
多 chiplet 能不能低延遲互聯
熱和供電能不能壓住
超大系統能不能量產
這時只靠先進制程不夠,只靠先進封裝也不夠。
必須是:
先進制程提供強單元,先進封裝把強單元變成強系統。3、產業影響 先進制程是“算力發動機”
誰掌握更強節點,誰通常有更高的單芯片性能上限。
這仍然是競爭核心,尤其是在 CPU、GPU、AI 加速器的邏輯核心部分。
先進封裝是“系統變速箱和高速公路”
如果沒有合適封裝:
HBM 掛不上去
多 die 協同效率上不去
功耗和熱失控
大芯片成本太高
所以現在的高端 AI 芯片競爭,已經不是單點看制程,而是看:
先進制程 + HBM + 先進封裝 + 系統設計
TSMC 的官方表述已經非常明確:3DFabric 讓客戶以“system of mini-chips”的方式更整體地設計產品,而不是單純追求更大的 monolithic die。
這會帶來一個產業重構
過去半導體敘事是“誰先到 5nm / 3nm / 2nm”。
現在更完整的敘事變成:
誰能做領先邏輯
誰能提供先進封裝平臺
誰能完成異構集成
誰能把這些穩定交付
所以先進制程是競爭的上限,先進封裝是競爭的放大器。
兩者一起決定產品代差。
4、社會結構變化
這層關系變化,會把半導體產業從“前段中心化”推向“系統工程中心化”。
以前最受關注的是:
光刻
晶體管
節點演進
現在越來越重要的是:
chiplet 架構
die-to-die 互連
HBM 集成
熱管理
封裝級系統設計
這意味著未來最稀缺的人才,不只是懂先進制程的人,而是同時理解:
架構
工藝
封裝
供電
量產約束
先進制程仍會繼續重要,但邊際收益會越來越依賴封裝配合。
Intel 甚至把先進封裝描述為推動和延展 Moore’s Law 的關鍵手段之一。
拐點二:產品設計單位從“單顆 SoC”變成“封裝級系統”
未來高端 AI 芯片更可能是:
先進制程做核心邏輯
其他模塊用不同工藝
通過先進封裝組合成系統
TSMC 說 3DFabric 同時包含 frontend 和 backend 技術;Intel 則強調前后段一起做系統優化。
這意味著未來“制程”和“封裝”之間的界線會越來越弱。
6、普通人應對策略
如果你在看 AI 芯片、半導體、算力基礎設施,最重要的認知升級是:
不要再問“先進制程和先進封裝誰更重要”,而要問“這個產品的性能瓶頸主要在哪一層”。
大致可以這樣判斷:
如果瓶頸在單核/邏輯密度/性能功耗比,先進制程更關鍵
如果瓶頸在帶寬/系統擴展/多 die 協同/HBM,先進封裝更關鍵
對頂級 AI/HPC 產品,兩者缺一不可
很多人仍用舊時代視角看芯片,誤以為“節點領先 = 產品必勝”。
在 AI 時代,這已經不成立。
風險二:只看封裝,忽視底層邏輯能力
先進封裝不能憑空創造計算能力。
如果底層邏輯 die 不夠強,封裝只能放大一個弱基礎。
風險三:協同難度大幅上升
先進制程和先進封裝越深度綁定,設計和制造復雜度越高,良率、測試、熱和供應鏈風險也越高。
8、總結性洞察
先進封裝和先進制程的關系,不是“誰替代誰”,而是:
先進制程決定單顆芯片的物理極限,先進封裝決定這些芯片能否被組織成更強的計算系統。
如果說先進制程是在造“更強的發動機”,那先進封裝就是在造“更高效的整車架構”。
在后摩爾時代,真正的領先者,不只是把發動機做強的人,而是能把發動機、傳動、燃料系統和底盤一起做對的人。
這就是為什么今天先進制程和先進封裝正在從“上下游關系”,演化成“共同定義性能的雙核心”。
歡迎加入行業交流群,備注崗位+公司,請聯系老虎說芯(加V:tigerchip)
特別聲明:以上內容(如有圖片或視頻亦包括在內)為自媒體平臺“網易號”用戶上傳并發布,本平臺僅提供信息存儲服務。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.