![]()
近期,AMD 正式公布了 Zen6 架構(gòu)的相關(guān)信息,并確認(rèn)將成為全球首個(gè)采用臺(tái)積電 2nm 工藝的高性能處理器廠商。這一消息反映了 AMD 在技術(shù)路線上的戰(zhàn)略選擇,也體現(xiàn)了半導(dǎo)體行業(yè)在先進(jìn)工藝應(yīng)用方面的最新進(jìn)展。Zen6 架構(gòu)與之前的 Zen4、Zen5 架構(gòu)相比,采用了不同的設(shè)計(jì)思路,更加注重高性能和高吞吐量計(jì)算能力。根據(jù) AMD 公布的信息,Zen6 架構(gòu)在設(shè)計(jì)上進(jìn)行了全面調(diào)整,重點(diǎn)增強(qiáng)了對(duì)矢量運(yùn)算和浮點(diǎn)運(yùn)算的支持能力。這種設(shè)計(jì)方向的調(diào)整,顯示出 AMD 對(duì)當(dāng)前計(jì)算需求變化的響應(yīng),特別是對(duì) AI 訓(xùn)練、科學(xué)計(jì)算等計(jì)算密集型應(yīng)用場(chǎng)景的關(guān)注。
![]()
在工藝選擇方面,AMD 的 Zen6 處理器將采用臺(tái)積電的 2nm 工藝。按照行業(yè)慣例,臺(tái)積電的先進(jìn)工藝通常由蘋果等大客戶優(yōu)先使用。但此次 AMD 的 Zen6 系列產(chǎn)品將率先采用臺(tái)積電 2nm 工藝,這一安排打破了以往的行業(yè)慣例。今年 4 月,AMD 宣布代號(hào)為 Venice 的第六代 EPYC 處理器將采用臺(tái)積電 2nm 制程技術(shù),AMD 與臺(tái)積電的合作關(guān)系通過雙方高管共同展示 EPYC 晶圓的方式得到了公開確認(rèn)。臺(tái)積電 2nm 工藝(N2)已于 2025 年第四季度開始量產(chǎn),這是臺(tái)積電首款采用納米片 Nanosheet 技術(shù)的 GAA 晶體管工藝。根據(jù)臺(tái)積電公布的技術(shù)規(guī)格,相比 N3E 工藝,N2 工藝的晶體管密度提升 1.15 倍,功耗可降低 24%-35%,性能提升 15%,SRAM 密度達(dá)到 37.9Mb/mm2。這些技術(shù)參數(shù)表明,2nm 工藝在性能和能效方面相比上一代工藝有明顯提升。
![]()
除了與臺(tái)積電的合作外,AMD 還在與三星代工進(jìn)行合作洽談。據(jù)相關(guān)報(bào)道,三星代工正在與 AMD 就 2 納米(SF2)工藝的合作進(jìn)行談判。業(yè)內(nèi)分析認(rèn)為,AMD 考慮與三星合作的主要原因是為了應(yīng)對(duì)臺(tái)積電產(chǎn)能可能存在的緊張情況,通過雙重代工策略確保產(chǎn)品供應(yīng)的穩(wěn)定性。消息顯示,AMD 與三星的合作談判預(yù)計(jì)在明年 1 月左右有結(jié)果,合作的前提是三星的 SF2 工藝能夠滿足 AMD 的性能要求。這種多供應(yīng)商的合作模式在半導(dǎo)體行業(yè)并不少見,有助于降低單一供應(yīng)商可能帶來(lái)的風(fēng)險(xiǎn)。
AMD Zen6 架構(gòu)的發(fā)布和 2nm 工藝的采用,是半導(dǎo)體行業(yè)技術(shù)發(fā)展的一個(gè)重要節(jié)點(diǎn)。這一事件不僅影響 AMD 自身的產(chǎn)品競(jìng)爭(zhēng)力,也對(duì)整個(gè)行業(yè)的技術(shù)發(fā)展方向產(chǎn)生一定影響。隨著技術(shù)的不斷進(jìn)步,半導(dǎo)體行業(yè)的競(jìng)爭(zhēng)格局也將隨之發(fā)生變化,各企業(yè)的戰(zhàn)略選擇將直接影響其市場(chǎng)地位。
特別聲明:以上內(nèi)容(如有圖片或視頻亦包括在內(nèi))為自媒體平臺(tái)“網(wǎng)易號(hào)”用戶上傳并發(fā)布,本平臺(tái)僅提供信息存儲(chǔ)服務(wù)。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.